Приложение 16. ТРЕБОВАНИЯ К ПАРАМЕТРАМ ИНТЕРФЕЙСОВ К ОБОРУДОВАНИЮ, ИСПОЛЬЗУЮЩЕМУ РЕЖИМ АСИНХРОННОГО ПЕРЕНОСА (ATM)
Приложение N 16
к Правилам применения
оборудования цифровых систем
передачи плезиохронной цифровой
иерархии. Часть III. Правила
применения каналообразующего
оборудования плезиохронной
цифровой иерархии
1. Оборудование обеспечивает по крайней мере одну из услуг категории: постоянная битовая скорость передачи CBR, переменная битовая скорость передачи в реальном времени rt-VBR, переменная битовая скорость передачи в нереальном времени nrt-VBR, доступная битовая скорость ABR, неспецифицированная битовая скорость UBR.
2. Демультиплексирование на приеме и мультиплексирование на передаче виртуальных путей осуществляется в соответствии со значением поля идентификаторов виртуального пути и виртуального канала.
3. На приеме удаляются незначащие ячейки и ячейки с недействительными значениями идентификаторов виртуального пути и виртуального канала.
4. Реализуется хотя бы один из уровней адаптации ATM: AAL1, AAL2, AAL3/4, AAL5 <*>.
--------------------------------
<*> Справочно. В международной практике используется аббревиатура AALN (ATM Adaptation Layer - уровень адаптации ATM типа N, где N = 1, 2, 3/4, 5).
5. Услуги AAL1 включают в себя:
1) передачу сервисных блоков данных SDU от источника с постоянной скоростью и доставку их приемнику с той же самой скоростью;
2) передачу информации синхронизации между источником и приемником;
3) передачу данных о структуре информации между источником и приемником;
4) индикацию о потере или искажении информации в случае невозможности ее восстановления средствами AAL1.
6. Услуги AAL2 включают в себя:
1) передачу данных сервисного блока данных подуровня общей части CPS-SDU, размер блоков до 45 (по умолчанию) или 64 октет;
2) мультиплексирование (демультиплексирование) каналов AAL2;
3) поддержание целостности последовательности CPS-SDU на каждом канале AAL2.
7. Уровни AAL3/4 и AAL5 поддерживают режимы:
1) сообщений;
2) потока.
8. Структура ячеек на интерфейсе "абонент-сеть" приведена на рисунке 1.
┌──────────────────────────────────────────────────┬─────────────┐ │ Номер бита │ Номер Байта │ ├──────┬──────┬───────┬─────┬─────┬────┬─────┬─────┤ │ │ 8 │ 7 │ 6 │ 5 │ 4 │ 3 │ 2 │ 1 │ │ ├──────┴──────┴───────┴─────┼─────┴────┴─────┴─────┼─────────────┤ │ Общее управление потоком │ Идентификатор │ 1 │ │ │ виртуального пути │ │ ├───────────────────────────┼──────────────────────┼─────────────┤ │Идентификатор виртуального │ Идентификатор │ 2 │ │ пути │ виртуального канала │ │ ├───────────────────────────┴──────────────────────┼─────────────┤ │ Идентификатор виртуального канала │ 3 │ ├───────────────────────────┬────────────────┬─────┼─────────────┤ │Идентификатор виртуального │ Тип полезной │ ППЯ │ 4 │ │ канала │ нагрузки │ <*> │ │ ├───────────────────────────┴────────────────┴─────┼─────────────┤ │ Контроль ошибок заголовка │ 5 │ └──────────────────────────────────────────────────┴─────────────┘
Рисунок 1
9. Структура ячеек на интерфейсе "сеть-сеть" приведена на рисунке 2.
┌──────────────────────────────────────────────────┬─────────────┐ │ Номер бита │ Номер Байта │ ├─────┬─────┬─────┬─────┬──────┬─────┬──────┬──────┤ │ │ 8 │ 7 │ 6 │ 5 │ 4 │ 3 │ 2 │ 1 │ │ ├─────┴─────┴─────┴─────┴──────┴─────┴──────┴──────┼─────────────┤ │ Идентификатор виртуального пути │ 1 │ ├───────────────────────┬──────────────────────────┼─────────────┤ │ Идентификатор │Идентификатор виртуального│ 2 │ │ виртуального пути │ канала │ │ ├───────────────────────┴──────────────────────────┼─────────────┤ │ Идентификатор виртуального канала │ 3 │ ├───────────────────────┬───────────────────┬──────┼─────────────┤ │ Идентификатор │ Тип полезной │ ППЯ │ 4 │ │ виртуального канала │ нагрузки │ <*> │ │ ├───────────────────────┴───────────────────┴──────┼─────────────┤ │ Контроль ошибок заголовка │ 5 │ └──────────────────────────────────────────────────┴─────────────┘
--------------------------------
Справочно: <*> ППЯ - приоритет потери ячеек.
Рисунок 2
10. Физические интерфейсы сигналов ATM соответствуют требованиям на параметры сигналов плезиохронной и синхронной цифровых иерархий.